| 一種12位500 MS/s分段型電流舵DAC的設(shè)計(jì) | |
| 所屬分類:技術(shù)論文 | |
| 上傳者:aet | |
| 文檔大?。?span>381 K | |
| 所需積分:0分積分不夠怎么辦? | |
| 文檔介紹:基于TSMC 0.18 μm CMOS工藝,采用分段型電流舵結(jié)構(gòu),設(shè)計(jì)了一種基于3.3 V模擬電源電壓、1.8 V數(shù)字電源電壓的12位500 MS/s的D/A轉(zhuǎn)換器。仿真結(jié)果顯示,在采樣率為500 MS/s、輸入信號(hào)分別為70 MHz和240 MHz時(shí),D/A轉(zhuǎn)化器的SFDR分別為89.9 dBc和77.6 dBc。 | |
| 現(xiàn)在下載 | |
| VIP會(huì)員,AET專家下載不扣分;重復(fù)下載不扣分,本人上傳資源不扣分。 | |
Copyright ? 2005-2024 華北計(jì)算機(jī)系統(tǒng)工程研究所版權(quán)所有 京ICP備10017138號(hào)-2