| FBAR傳感器信號(hào)處理電路的設(shè)計(jì) | |
| 所屬分類:技術(shù)論文 | |
| 上傳者:aet | |
| 文檔大小:382 K | |
| 所需積分:0分積分不夠怎么辦? | |
| 文檔介紹:介紹了AIN薄膜體聲波(FBAR)傳感器以及信號(hào)處理電路的原理,著重設(shè)計(jì)了傳感器的頻率檢測(cè)電路。頻率檢測(cè)電路采用VHDL語(yǔ)言對(duì)各個(gè)電路子模塊編寫(xiě)相應(yīng)的代碼,并利用Quartus9.0完成了仿真。仿真結(jié)果表明,相對(duì)精度為10-6,達(dá)到了預(yù)期的設(shè)想,滿足了FBAR傳感器的要求。 | |
| 現(xiàn)在下載 | |
| VIP會(huì)員,AET專家下載不扣分;重復(fù)下載不扣分,本人上傳資源不扣分。 | |
Copyright ? 2005-2024 華北計(jì)算機(jī)系統(tǒng)工程研究所版權(quán)所有 京ICP備10017138號(hào)-2