C波段寬帶頻率源及其測試系統(tǒng)設(shè)計(jì) | |
所屬分類:技術(shù)論文 | |
上傳者:aet | |
文檔大小:1573 K | |
所需積分:0分積分不夠怎么辦? | |
文檔介紹:為了設(shè)計(jì)一個(gè)C波段寬帶頻率源,采用了基于鎖相環(huán)配合寬帶VCO的方法。該方法使用的PLL芯片為HMC702,VCO為HMC586,控制端采用FPGA寫寄存器。頻率源測試時(shí)采用PC串口轉(zhuǎn)SPI協(xié)議的方法。實(shí)驗(yàn)結(jié)果顯示, 最差相位噪聲為-88.2 dBc/Hz@10 kHz,雜散抑制度為-62.7 dBc, 從4 GHz到6 GHz的變頻時(shí)間為20.6 μs。 | |
現(xiàn)在下載 | |
VIP會(huì)員,AET專家下載不扣分;重復(fù)下載不扣分,本人上傳資源不扣分。 |
Copyright ? 2005-2024 華北計(jì)算機(jī)系統(tǒng)工程研究所版權(quán)所有 京ICP備10017138號(hào)-2