一種高效二維小波分解算法的FPGA實(shí)現(xiàn)aa
所屬分類:技術(shù)論文
上傳者:aet
文檔大?。?span>376 K
所需積分:0分積分不夠怎么辦?
文檔介紹:針對(duì)現(xiàn)有二維提升小波變換實(shí)現(xiàn)過(guò)程中存在的大量過(guò)程數(shù)據(jù)存儲(chǔ)及關(guān)鍵路徑延時(shí)較長(zhǎng)的問(wèn)題,提出一種直接進(jìn)行二維變換的VLSI架構(gòu)。采用Altera公司Cyclone II系列FPGA EP2C35F672C6對(duì)架構(gòu)進(jìn)行實(shí)現(xiàn)和驗(yàn)證,在純計(jì)算邏輯下二維小波變換時(shí)鐘頻率可達(dá)到157.78 MHz。
現(xiàn)在下載
VIP會(huì)員,AET專家下載不扣分;重復(fù)下載不扣分,本人上傳資源不扣分。