美國(guó)國(guó)家半導(dǎo)體電源模塊的電磁干擾設(shè)計(jì) | |
所屬分類:解決方案 | |
上傳者:serena | |
文檔大小:146 K | |
標(biāo)簽: EMC|EMI | |
所需積分:0分積分不夠怎么辦? | |
文檔介紹:電源設(shè)計(jì)中即使是普通的直流到直流開關(guān)轉(zhuǎn)換器的設(shè)計(jì)都會(huì)出現(xiàn)一系列問題,尤其在高功率電源設(shè)計(jì)中更是如此。除功能性考慮以外,工程師必須保證設(shè)計(jì)的魯棒性,以符合成本目標(biāo)要求以及熱性能和空間限制,當(dāng)然同時(shí)還要保證設(shè)計(jì)的進(jìn)度。另外,出于產(chǎn)品規(guī)范和系統(tǒng)性能的考慮,電源產(chǎn)生的電磁干擾(EMI)必須足夠低。不過,電源的電磁干擾水平卻是設(shè)計(jì)中最難精確預(yù)計(jì)的項(xiàng)目。有些人甚至認(rèn)為這簡(jiǎn)直是不可能的,設(shè)計(jì)人員能做的最多就是在設(shè)計(jì)中進(jìn)行充分考慮,尤其在布局時(shí)。 | |
現(xiàn)在下載 | |
VIP會(huì)員,AET專家下載不扣分;重復(fù)下載不扣分,本人上傳資源不扣分。 |
Copyright ? 2005-2024 華北計(jì)算機(jī)系統(tǒng)工程研究所版權(quán)所有 京ICP備10017138號(hào)-2