基于FPGA的數(shù)字信道化接收機的研究及實現(xiàn) | |
所屬分類:解決方案 | |
上傳者:aet | |
文檔大?。?span>650 K | |
標(biāo)簽: FPGA | |
所需積分:0分積分不夠怎么辦? | |
文檔介紹:數(shù)字接收機設(shè)計一般要具有寬帶頻率覆蓋、高的靈敏度和動態(tài)范圍、可以檢測同時到達信號,以及高的測頻精度和頻率分辨率等性能要求。通常的電子戰(zhàn)偵察接收機,同時多信號處理能力比較弱,同一時刻只能處理一個信號,這已不能適應(yīng)日益復(fù)雜的電磁環(huán)境下的信息化戰(zhàn)場需求。本文根據(jù)偵察接收機設(shè)計中所面臨的問題,提出一種基于多相濾波器組的數(shù)字信道化測頻接收機的設(shè)計方法,并進行了深入的理論分析,用大量計算機仿真實驗驗證所設(shè)計的接收機的性能。 | |
現(xiàn)在下載 | |
VIP會員,AET專家下載不扣分;重復(fù)下載不扣分,本人上傳資源不扣分。 |
Copyright ? 2005-2024 華北計算機系統(tǒng)工程研究所版權(quán)所有 京ICP備10017138號-2