基于DSP/FPGA的超高速跳頻系統(tǒng)基帶設(shè)計(jì)與實(shí)現(xiàn)
所屬分類:參考設(shè)計(jì)
上傳者:aet
文檔大?。?span>239 K
所需積分:0分積分不夠怎么辦?
文檔介紹:介紹某超高速跳頻通信系統(tǒng)基帶部分的設(shè)計(jì)與實(shí)現(xiàn),該系統(tǒng)選用2FSK調(diào)制方式,并選擇合適跳頻頻帶以抑制鏡像頻率;討論了跳頻器、跳頻序列、快速位同步以及跳頻圖案同步以及跳頻信號(hào)解調(diào)等跳頻通信系統(tǒng)的關(guān)鍵技術(shù),給出了基于DSP和FPGA的發(fā)射/接收系統(tǒng)的詳細(xì)軟/硬件架構(gòu)設(shè)計(jì)及關(guān)鍵核心模塊的設(shè)計(jì)方案,最后給出系統(tǒng)的實(shí)測(cè)結(jié)果。
現(xiàn)在下載
VIP會(huì)員,AET專家下載不扣分;重復(fù)下載不扣分,本人上傳資源不扣分。