突發(fā)通信中Turbo碼的FPGA實(shí)現(xiàn) | |
所屬分類:技術(shù)論文 | |
上傳者:aet | |
文檔大小:324 K | |
所需積分:0分積分不夠怎么辦? | |
文檔介紹:給出了低復(fù)雜度和低延遲的Turbo碼編譯碼的FPGA實(shí)現(xiàn)方案,方案中分量碼譯碼算法采用Max-Log-Map算法。基于提出的設(shè)計(jì)方案,在Xilinx的FPGA芯片上實(shí)現(xiàn)了幀長(zhǎng)在64~1024之間可變的短幀長(zhǎng)Turbo編譯碼模塊。仿真和測(cè)試結(jié)果表明,該模塊的誤碼率性能優(yōu)良、譯碼延時(shí)較小、數(shù)據(jù)吞吐量大,可用于低信噪比條件下突發(fā)數(shù)據(jù)通信中的差錯(cuò)控制。 | |
現(xiàn)在下載 | |
VIP會(huì)員,AET專家下載不扣分;重復(fù)下載不扣分,本人上傳資源不扣分。 |
Copyright ? 2005-2024 華北計(jì)算機(jī)系統(tǒng)工程研究所版權(quán)所有 京ICP備10017138號(hào)-2