基于FPGA的微處理器內(nèi)核設(shè)計(jì)與實(shí)現(xiàn) | |
所屬分類:技術(shù)論文 | |
上傳者:aet | |
文檔大?。?span>224 K | |
所需積分:0分積分不夠怎么辦? | |
文檔介紹:設(shè)計(jì)了基于FPGA并與MCS-51單片機(jī)指令兼容的高效微處理器內(nèi)核。本內(nèi)核改進(jìn)了傳統(tǒng)MCS-51單片機(jī)的體系結(jié)構(gòu),使每個(gè)機(jī)器周期只需一個(gè)時(shí)鐘周期,提高了指令的執(zhí)行效率。同時(shí)增加了硬件看門狗及軟件復(fù)位功能,提高了系統(tǒng)的可靠性和抗干擾能力。本內(nèi)核通過了功能仿真并下載到FPGA中成功運(yùn)行。 | |
現(xiàn)在下載 | |
VIP會(huì)員,AET專家下載不扣分;重復(fù)下載不扣分,本人上傳資源不扣分。 |
Copyright ? 2005-2024 華北計(jì)算機(jī)系統(tǒng)工程研究所版權(quán)所有 京ICP備10017138號(hào)-2