EMD 10G線路接口卡的硬件設計與實現(xiàn) | |
所屬分類:技術論文 | |
上傳者:aet | |
文檔大?。?span>249 K | |
所需積分:0分積分不夠怎么辦? | |
文檔介紹:針對現(xiàn)有網(wǎng)絡接入設備難以滿足流媒體等新業(yè)務要求的問題,深入研究了EMD(擴展用分復用單元)10G線路接口卡的功能與結構,并針對上行數(shù)據(jù)流的合路問題提出了基于FPGA的WDRR(加權欠賬輪詢)算法,該算法在不過度改變計算復雜度的情況下,使得時延性能得到改善;針對超寬表項的1 920位組播查表問題,提出了FPGA+TCAM+2*SRAM的組播流水線查表,與傳統(tǒng)的查表方案相比,其效率提高了67%。最后通過仿真,測試表明該硬件設計方案能夠滿足ACR路由器對EMD 10G線路接口卡的要求。 | |
現(xiàn)在下載 | |
VIP會員,AET專家下載不扣分;重復下載不扣分,本人上傳資源不扣分。 |
Copyright ? 2005-2024 華北計算機系統(tǒng)工程研究所版權所有 京ICP備10017138號-2