衛(wèi)星定位接收機(jī)載波跟蹤的設(shè)計(jì)與實(shí)現(xiàn) | |
所屬分類(lèi):技術(shù)論文 | |
上傳者:aet | |
文檔大?。?span>314 K | |
標(biāo)簽: FPGA | |
所需積分:0分積分不夠怎么辦? | |
文檔介紹:介紹了衛(wèi)星定位接收機(jī)載波跟蹤部分的設(shè)計(jì)和實(shí)現(xiàn)。在對(duì)比分析了載波頻率跟蹤(FLL)和載波相位跟蹤(PLL)各自?xún)?yōu)點(diǎn)的基礎(chǔ)上,提出一種易于通過(guò)FPGA實(shí)現(xiàn)的二階FLL和三階PLL相結(jié)合的載波跟蹤方法。硬件實(shí)現(xiàn)采用Altera Cyclone II FPGA中的EP2C70。對(duì)該模塊的Verilog硬件描述語(yǔ)言編程方法也進(jìn)行了詳細(xì)說(shuō)明。實(shí)驗(yàn)測(cè)試結(jié)果表明該設(shè)計(jì)可以很好地滿足動(dòng)態(tài)性能和跟蹤精度的要求。 | |
現(xiàn)在下載 | |
VIP會(huì)員,AET專(zhuān)家下載不扣分;重復(fù)下載不扣分,本人上傳資源不扣分。 |
Copyright ? 2005-2024 華北計(jì)算機(jī)系統(tǒng)工程研究所版權(quán)所有 京ICP備10017138號(hào)-2