《電子技術(shù)應(yīng)用》
您所在的位置:首頁 > 可編程邏輯 > 其他 > 掃盲:可編輯邏輯的優(yōu)點(diǎn)

掃盲:可編輯邏輯的優(yōu)點(diǎn)

2022-08-16
來源:Semi Connect
關(guān)鍵詞: 可編程邏輯 電路 PLD

  可編程邏輯(Programmable Logic)是指可編程邏輯器件實(shí)現(xiàn)的一種提供多種功能的電路邏輯。相對(duì)于固定邏輯,可編輯邏輯有很多優(yōu)點(diǎn)。首先,可編程邏輯靈活性相對(duì)很高,可以將所需要的功能通過編程隨時(shí)改變;其次,可編程邏輯電路的開發(fā)周期相對(duì)于固定邏輯電路(如ASIC)要短,開發(fā)成本也相對(duì)較低;最后,可編程邏輯電路有很好的可擴(kuò)展性,可進(jìn)行后期的功能更新和升級(jí)。固定邏輯器件適合大批量的規(guī)?;瘧?yīng)用,對(duì)于一些對(duì)性能要求非常高的電路,固定邏輯電路要比可編程邏輯電路更加適合。

  第一個(gè)商業(yè)化的可編程邏輯器件(Programmable Logic Device,PLD),是由Monolithic內(nèi)存公司推出的可編程陣列邏輯(Programmable Array Logic,PAL)。近年來可編程邏輯器件的市場(chǎng)銷售份額增長(zhǎng)迅速,其功能也越來越多樣化,高性能可編程器件也開始逐步普及。

  目前的PLD主要可以分為3類。1、通用陣列邏輯(Generic Array Logic, GAL):是以PAL為基礎(chǔ)發(fā)展起來的,由萊迪思半導(dǎo)體公司所發(fā)明。GAL與PAL特性相同,但GAL可以對(duì)電路組態(tài)、配置進(jìn)行反復(fù)燒錄和清除,而PAL只可以燒錄一次。2、CPLD(Complex PLD):相對(duì)于PAL、GAL這種適合小型邏輯功能的電路,CPLD能實(shí)現(xiàn)更大的電路。一個(gè)CPLD內(nèi)部通常有數(shù)個(gè)PAL,各PAL間的互連線也可以根據(jù)需求進(jìn)行燒錄?,F(xiàn)場(chǎng)可編程門陣列(Field Programmable Gate Array,F(xiàn)PGA):是在門陣列技術(shù)的基礎(chǔ)上,不斷創(chuàng)新發(fā)展出來的。

  PLD中除了邏輯部分,也包含存儲(chǔ)部分。數(shù)據(jù)儲(chǔ)存的載體主要有硅反熔絲(Silicon AnTIfuses)、SRAM、EPROM或EEPROM 和閃速存儲(chǔ)器(Flash Memory,也稱閃存)幾種。

  當(dāng)前PLD的開發(fā)主要采用計(jì)算機(jī)編程方式實(shí)現(xiàn),源代碼用硬件描述語言(Hardware DescripTIon Language,HDL)來編寫。硬件描述語言以VHDL與Verilog HDL 最為有名。

  PLD可編程器件的發(fā)展方向是高密度、高速度、低功耗。隨著PLD的設(shè)計(jì)規(guī)模越來越大,電子設(shè)計(jì)自動(dòng)化(EDA)已經(jīng)成為其主要設(shè)計(jì)手段。



更多信息可以來這里獲取==>>電子技術(shù)應(yīng)用-AET<< 

mmexport1621241704608.jpg

本站內(nèi)容除特別聲明的原創(chuàng)文章之外,轉(zhuǎn)載內(nèi)容只為傳遞更多信息,并不代表本網(wǎng)站贊同其觀點(diǎn)。轉(zhuǎn)載的所有的文章、圖片、音/視頻文件等資料的版權(quán)歸版權(quán)所有權(quán)人所有。本站采用的非本站原創(chuàng)文章及圖片等內(nèi)容無法一一聯(lián)系確認(rèn)版權(quán)者。如涉及作品內(nèi)容、版權(quán)和其它問題,請(qǐng)及時(shí)通過電子郵件或電話通知我們,以便迅速采取適當(dāng)措施,避免給雙方造成不必要的經(jīng)濟(jì)損失。聯(lián)系電話:010-82306118;郵箱:aet@chinaaet.com。