文獻(xiàn)標(biāo)識(shí)碼: A
DOI: 10.19358/j.issn.2096-5133.2021.04.009
引用格式: 唐新懿,曹平,解立坤,等. 一種多通道高速高精度PXIe數(shù)據(jù)采集模塊設(shè)計(jì)[J].信息技術(shù)與網(wǎng)絡(luò)安全,2021,40(4):56-63.
0 引言
數(shù)據(jù)采集技術(shù)是信息技術(shù)的重要內(nèi)容,它研究數(shù)據(jù)的采集、存儲(chǔ)、處理和控制問題[1]。現(xiàn)如今,多通道數(shù)據(jù)采集系統(tǒng)已經(jīng)被廣泛應(yīng)用于諸如核物理、高能物理、航空航天、醫(yī)療衛(wèi)生、通信等各個(gè)領(lǐng)域中。隨著數(shù)據(jù)采集需求的日趨復(fù)雜[2],人們對采集系統(tǒng)性能指標(biāo)的要求也越來越高,例如高采樣率、高精度等[3]。IC工藝的飛速發(fā)展使得ADC芯片的性能不斷提升[4],這讓數(shù)據(jù)采集系統(tǒng)同時(shí)具備高采樣率與高精度成為可能。本文設(shè)計(jì)了一種基于FPGA的八通道、500 MS/s采樣率、14 bit采樣精度的數(shù)據(jù)采集模塊,該模塊為標(biāo)準(zhǔn)的PXIe插卡模塊,通過PXIe機(jī)箱背板總線以及機(jī)箱控制器與上位機(jī)進(jìn)行通信,最終實(shí)現(xiàn)了上位機(jī)與FPGA協(xié)同完成數(shù)據(jù)采集與性能測試。
本文詳細(xì)內(nèi)容請下載:http://ihrv.cn/resource/share/2000003478
作者信息:
唐新懿1,2,曹 平1,2,解立坤1,2,李 超1,2,黃錫汝1,2,安 琪1,2
(1.中國科學(xué)技術(shù)大學(xué) 核探測與核電子學(xué)國家重點(diǎn)實(shí)驗(yàn)室,安徽 合肥230026;
2.中國科學(xué)技術(shù)大學(xué) 近代物理系,安徽 合肥230026)