《電子技術(shù)應(yīng)用》
您所在的位置:首頁(yè) > 模擬設(shè)計(jì) > 業(yè)界動(dòng)態(tài) > 歐盟牽頭研發(fā)高性能處理器:ARM/RISC-V異構(gòu)設(shè)計(jì)、臺(tái)積電6nm

歐盟牽頭研發(fā)高性能處理器:ARM/RISC-V異構(gòu)設(shè)計(jì)、臺(tái)積電6nm

2020-02-03
來(lái)源:中國(guó)電子網(wǎng)
關(guān)鍵詞: 處理器 ARM RISC-V

  自研處理器似乎開(kāi)始進(jìn)入一場(chǎng)與地緣陣營(yíng)有關(guān)的“軍備競(jìng)賽”。據(jù)外媒報(bào)道,歐盟牽頭的EPI項(xiàng)目(European Processor Initiative,歐洲處理器倡議)公布了一份較為清晰的路線圖。 該項(xiàng)目最早2017年第三季度啟動(dòng),在多次新增成員并修改技術(shù)草案后,第一顆芯片已于去年底流片。

474f4af5777c8329a6af321eee7d08e5.png

  根據(jù)早先公布的信息,該芯片將用于歐盟研制的超級(jí)計(jì)算機(jī)中,采用異構(gòu)設(shè)計(jì),CPU部分為ARM體系,參考方案是Neoverese服務(wù)器核心中的“Zeus”迭代而成,匹配DDR5內(nèi)存,PCIe 5.0接口等。

  AI運(yùn)算單元(矢量/張量核心)基于RISC-V體系,支持FP32, FP64, INT8, bfloat16等,匹配HBM存儲(chǔ)芯片。

  值得一提是,芯片由臺(tái)積電6nm EUV工藝打造,預(yù)計(jì)最快2020年內(nèi)完工并交付量產(chǎn)。


本站內(nèi)容除特別聲明的原創(chuàng)文章之外,轉(zhuǎn)載內(nèi)容只為傳遞更多信息,并不代表本網(wǎng)站贊同其觀點(diǎn)。轉(zhuǎn)載的所有的文章、圖片、音/視頻文件等資料的版權(quán)歸版權(quán)所有權(quán)人所有。本站采用的非本站原創(chuàng)文章及圖片等內(nèi)容無(wú)法一一聯(lián)系確認(rèn)版權(quán)者。如涉及作品內(nèi)容、版權(quán)和其它問(wèn)題,請(qǐng)及時(shí)通過(guò)電子郵件或電話通知我們,以便迅速采取適當(dāng)措施,避免給雙方造成不必要的經(jīng)濟(jì)損失。聯(lián)系電話:010-82306118;郵箱:aet@chinaaet.com。