當(dāng)?shù)貢r(shí)間3月11日,英特爾和RISC-V的支持者宣布結(jié)成競(jìng)爭(zhēng)聯(lián)盟,圍繞未來的處理器培育相互競(jìng)爭(zhēng)的生態(tài)系統(tǒng)。
英特爾啟動(dòng)了計(jì)算高速連接(CXL)項(xiàng)目,這是一種開放的芯片間互連,預(yù)計(jì)將從2021年開始在其處理器上使用,用以連接加速器和內(nèi)存。其他成員包括阿里巴巴、思科、戴爾EMC、Facebook、谷歌、HPE、華為和微軟。
另外,少數(shù)RISC-V支持者發(fā)起了CHIPS聯(lián)盟,這是Linux基金會(huì)的一個(gè)項(xiàng)目,旨在為指令集體系結(jié)構(gòu)開發(fā)一套廣泛的開源IP塊和工具。最初的成員包括Esperanto, 谷歌, SiFive, and Western Digital. CHIPS代表接口、處理器和系統(tǒng)的通用硬件。
CHIPS的目標(biāo)是為各種嵌入式核心以及能夠運(yùn)行Linux的多核soc創(chuàng)建開放源碼代碼塊,并最終構(gòu)建和測(cè)試這些代碼塊的開放源碼設(shè)計(jì)流程。
相比之下,由英特爾領(lǐng)導(dǎo)的CXL與ARM、AMD、IBM和Xilinx于2016年推出的類似的CCIX集團(tuán)展開正面競(jìng)爭(zhēng)。這兩個(gè)組都將使用PCI Express作為互連的基礎(chǔ),以增加緩存一致性。
英特爾聲稱,它多年來一直致力于CXL的開發(fā),最近與合作伙伴達(dá)成了開放CXL的協(xié)議。這一實(shí)現(xiàn)聲稱比CCIX在目標(biāo)設(shè)備上支持更低的延遲和更少的處理開銷,但是CXL組沒有提供具體的數(shù)字。
CXL將首先使用32-GT/s PCIe Gen 5,支持PCIe I/O、cache- coherence處理器鏈接和加載/存儲(chǔ)內(nèi)存語義。Xilinx已經(jīng)發(fā)布了使用CCIX的首批芯片之一,最初是基于今天的PCIe Gen 4。
“CCIX領(lǐng)先幾年,有硅材料和系統(tǒng)正在用它建造,”負(fù)責(zé)CCIX的Xilinx副總裁高拉夫·辛格(Gaurav Singh)說。“我估計(jì)英特爾的這一舉措將吸引一群一直持觀望態(tài)度的客戶和開發(fā)人員轉(zhuǎn)而使用CCIX系統(tǒng)?!?/p>