《電子技術應用》
您所在的位置:首頁 > 模擬設計 > 業(yè)界動態(tài) > AMD Zen處理器基本架構首度曝光 32核心

AMD Zen處理器基本架構首度曝光 32核心

2016-07-26

  AMD Zen全新架構的處理器將在2017年發(fā)布,陸續(xù)登陸桌面、服務器等市場。不同于當前推土機架構的雙核合一模塊,Zen將回歸傳統(tǒng)獨立核心設計,并且有很特殊的組合方式。此前我們就曾介紹過,Zen處理器的基礎模塊叫做“Zeppelin”(齊柏林/ZP),今天我們第一次看到了它的基本架構圖:可以清楚地看到,每一個Zeppelin模塊都有8個物理核心(16個線程),每核心512KB二級緩存,同時每四個核心共享8MB三級緩存,那就是總計4MB二級緩存、16MB三級緩存。 

}7LO4WRIH`@ZATG030WKL0L.png

  模塊內(nèi)還集成了PCI-E 3.0/SATA 6Gbps/10GbE控制器、服務器控制器中心、DDR4內(nèi)存控制器、安全處理器,然后通過一致性互連總線,與其他模塊組成更大規(guī)模的產(chǎn)品。

  不過很顯然,這里展示的是Opteron服務器版本,桌面版顯然不會有服務器控制器中心(Server Controller Hub),而且桌面上預計最多也就只有8個核心,那么一致性互聯(lián)(Conherent Interconnect)也就沒必要了。

  在服務器上,AMD Zen Opteron處理器將分為三個類型,都有自己的接口:

  第一部分代號“Snowy Owl”(雪鸮),4/8個核心,封裝接口SP4R2 BGA,面向入門級服務器。

  第二部分代號也是“Snoy Owl”,8/12/16個核心,面向中端市場,封裝接口SP4 BGA,其實兼容SP4R2但不知道為什么搞出兩樣來。

  第三部分代號“Naples”(那不勒斯),16/24/32個核心,頂級產(chǎn)品,封裝接口SP3 Socket。

  當然,它們都支持同步多線程技術,最多可提供64個線程。

  性能方面,AMD對最核心的IPC(每時鐘周期指令數(shù))極為保密,但是有不少內(nèi)部人士稱,Zen是完全有能力和Intel Skylake一較高低的。


本站內(nèi)容除特別聲明的原創(chuàng)文章之外,轉(zhuǎn)載內(nèi)容只為傳遞更多信息,并不代表本網(wǎng)站贊同其觀點。轉(zhuǎn)載的所有的文章、圖片、音/視頻文件等資料的版權歸版權所有權人所有。本站采用的非本站原創(chuàng)文章及圖片等內(nèi)容無法一一聯(lián)系確認版權者。如涉及作品內(nèi)容、版權和其它問題,請及時通過電子郵件或電話通知我們,以便迅速采取適當措施,避免給雙方造成不必要的經(jīng)濟損失。聯(lián)系電話:010-82306118;郵箱:aet@chinaaet.com。