《電子技術(shù)應(yīng)用》
您所在的位置:首頁 > 模擬設(shè)計 > 設(shè)計應(yīng)用 > 2.45 GHz 0.18 μm CMOS高線性功率放大器設(shè)計
2.45 GHz 0.18 μm CMOS高線性功率放大器設(shè)計
來源:電子技術(shù)應(yīng)用2014年第2期
劉 斌,劉祖華,黃 亮,章國豪
廣東工業(yè)大學(xué) 信息工程學(xué)院,廣東 廣州510006
摘要: 為了在更高的電源電壓下工作,并便于匹配網(wǎng)絡(luò)的設(shè)計,電路采用兩級共源共柵架構(gòu)。采用自偏置技術(shù)放寬功放的熱載流子降低的限制并減小采用厚柵晶體管所帶來的較差的射頻性能。同時使用帶隙基準產(chǎn)生一個穩(wěn)定且獨立于工藝和溫度變化的直流基準。采用SMIC 0.18 μm RF CMOS工藝進行設(shè)計,該功率放大器的中心工作頻率為2.45 GHz,并利用Cadence公司的spectreRF進行仿真。仿真結(jié)果顯示,在3.3 V工作電壓下,最大輸出功率為30.68 dBm,1 dB壓縮點處輸出功率為28.21 dBm,功率附加效率PAE為30.26%。所設(shè)計的版圖面積為1.5 mm×1 mm。
中圖分類號: TN432
文獻標志碼: B
文章編號: 0258-7998(2014)02-0046-03
Design of a 2.45 GHz 0.18 μm CMOS highly linear power amplifier
Liu Bin,Liu Zuhua,Huang Liang,Zhang Guohao
School of Information Engineering,Guangdong University of Technology, Guangzhou 510006,China
Abstract: Two-stage cascode structure is applied for higher maximum supply voltage and ease of matching network design. A self-biasing technique is presented that relaxes the restriction due to hot carrier degradation in power amplifiers and alleviates the need to use thick-oxide transistors that have poor RF performance. A bandgap reference is used to provide a stable DC reference which is immune to the process and temperature variations. The PA is fabricated in an SMIC 0.18 μm RF CMOS process technology, the working frequency of this power amplifier is 2.45 GHz. It is simulated with Cadence spectreRF. According to the simulation results, under 3.3 V supply voltage, the saturated output power of the designed PA reaches to 30.68 dBm and output power reaches to 28.21 dBm with a power-added efficiency(PAE) of 30.26% at 1 dB compression point. The layout size is 1.5 mm×1 mm.
Key words : WLAN;power amplifier;bandgap reference;CMOS

    近年來隨著無線通信的快速發(fā)展,WLAN已經(jīng)廣泛應(yīng)用于手機、掌上電腦、家庭娛樂設(shè)備中。射頻功率放大器(PA)用于射頻電路的發(fā)射端,以高線性、高效率以及輸出大功率為目的,它消耗了電路大部分的功率,決定著整個通信系統(tǒng)的性能[1]。對于WLAN PA中的應(yīng)用而言,線性度是一個很關(guān)鍵的因素。802.11g標準采用正交頻分復(fù)用(OFDM)調(diào)制技術(shù),OFDM信號所具有的大的峰均功率比,要求PA具有很高的線性度。
    與GaAs、BiCMOS、SiGe等工藝相比,硅CMOS工藝成本最低,集成度最高,采用CMOS工藝能實現(xiàn)射頻部分與基帶部分很好地集成為片上系統(tǒng)。同時隨著CMOS工藝技術(shù)的發(fā)展,晶體管的特征尺寸越來越小,特征頻率越來越高,晶體管能夠提供更高的增益和更低的噪聲[2]。
    帶隙基準源受電源電壓變化的影響非常小,它具備高穩(wěn)定度、低噪聲、低溫漂等優(yōu)點,廣泛應(yīng)用于大規(guī)模集成電路和數(shù)?;旌想娐分衃3]。對射頻功放而言,直流偏置的任何偏差都會嚴重地影響功放的線性度、溫漂及輸出功率,因此電壓或電流基準必不可少。
1 功率放大器的電路設(shè)計
    一個典型的PA通常包括輸入匹配網(wǎng)絡(luò)、放大電路、直流偏置和輸出匹配網(wǎng)絡(luò),如圖1所示。匹配網(wǎng)絡(luò)主要用于減小有害反射,從而增加輸出功率;直流偏置主要為放大電路提供靜態(tài)工作點并抑制溫度變化給晶體管帶來的影響[4]。

    功率放大器采用SMIC 0.18 μm RF CMOS工藝設(shè)計,電源電壓為3.3 V,工作頻率為2.45 GHz。放大器采用兩級共源共柵(cascode)結(jié)構(gòu),兩級放大器均采用class AB偏置,在獲得較好線性度的同時也有較高的效率。設(shè)計采用電流鏡為兩級放大電路提供靜態(tài)偏置電流,該電流鏡由帶隙基準電路產(chǎn)生。功率放大器的原理圖如圖2所示。
1.1 輸出級電路設(shè)計
    輸出級電路以及輸出匹配網(wǎng)絡(luò)的設(shè)計能極大地影響PA的輸出功率、效率等指標?;贑MOS工藝所設(shè)計的PA常遇到兩個問題:柵氧化層擊穿和熱載流子效應(yīng)。柵氧化層擊穿限制了晶體管漏極點的電壓,熱載流子效應(yīng)會增加晶體管的閾值電壓并能顯著降低器件的性能。采用cascode結(jié)構(gòu)能有效地降低晶體管的氧化層擊穿電壓和熱載流子效應(yīng)。與共源結(jié)構(gòu)相比,cascode結(jié)構(gòu)能承受更高的電源電壓和更大的輸出阻抗,同時有更大的功率增益并能提供更好的輸入/輸出間的隔離度[5],能方便地設(shè)計匹配網(wǎng)絡(luò)。共柵管采用R-C自偏置網(wǎng)絡(luò),它能有效地降低共柵管的柵極電壓對共源管漏極電壓的限制,使得共源管能獲得更大的信號擺幅[6]。在圖2中,M2、M3構(gòu)成了cascode結(jié)構(gòu),R4、C10組成了共柵管自偏置網(wǎng)絡(luò)。

    由P=V2DD/2Ropt找到能使功放輸出預(yù)定功率的最佳負載阻抗Ropt,通過優(yōu)化晶體管的W/L、偏置電流大小以及Ropt來調(diào)整輸出功率,在調(diào)整和優(yōu)化的過程中也要兼顧線性度和效率的要求。
1.2 驅(qū)動級電路設(shè)計
    驅(qū)動級主要對輸入的射頻信號進行放大并為輸出級提供足夠的功率來驅(qū)動輸出級工作。驅(qū)動級也采用cascode和自偏置結(jié)構(gòu)。設(shè)計時要充分考慮穩(wěn)定性問題,尤其是低頻處的穩(wěn)定性。在共源管的柵極串聯(lián)一個小電阻以提高功率放大器工作的穩(wěn)定性[7],該電阻降低了匹配網(wǎng)路的Q值,增加了信號的帶寬,同時也降低了驅(qū)動級的增益,進一步提高了功放的線性度。在圖2中,M0、M1構(gòu)成了cascode結(jié)構(gòu),R3、C8組成了共柵管自偏置網(wǎng)絡(luò)。
1.3 偏置電路的設(shè)計
    帶隙基準源的工作原理是在正溫度系數(shù)的電壓上疊加一個負溫度系數(shù)的電壓,使這兩個溫度系數(shù)相互抵消,從而使電路的輸出與溫度無關(guān)。工作在有源區(qū)的雙極型晶體管的基極-發(fā)射極電壓VBE隨溫度升高而下降,擁有負的溫度系數(shù);兩個有不同集電極電流密度的雙極型晶體管的基極-發(fā)射極電壓之差?駐VBE隨溫度升高而增大,擁有正的溫度系數(shù)。將VBE與?駐VBE以適當(dāng)權(quán)重相加即可得到零溫度系數(shù)[8]。圖2所示的Ibias1、Ibias2通過帶隙基準電路產(chǎn)生,因此Ibias1、Ibias2具有良好的抗溫漂性能以及噪聲抑制性能,并能很好地改善功放的線性度。
1.4 匹配網(wǎng)絡(luò)的設(shè)計
    匹配網(wǎng)絡(luò)通常采用從后往前的設(shè)計方式。首先設(shè)計輸出匹配網(wǎng)絡(luò),由設(shè)計指標得到能使功放輸出預(yù)定功率最佳的負載阻抗Ropt2,然后將Ropt2變換到負載阻抗,實現(xiàn)最大功率輸出。如圖2所示,C5、C6、L3、L5為輸出匹配網(wǎng)絡(luò)。在設(shè)計級間匹配網(wǎng)絡(luò)時,同樣需要找出能使驅(qū)動級輸出預(yù)定功率最佳的負載阻抗Ropt1,然后將輸出級的輸入阻抗變換到Ropt1,實現(xiàn)最大功率傳輸。C3、C4、L2、L4為級間匹配網(wǎng)絡(luò)。最后設(shè)計輸入匹配電路,使驅(qū)動級的輸入阻抗與源阻抗50 ?贅匹配,C1、L1、C2為輸入匹配網(wǎng)絡(luò)。
2 版圖與仿真結(jié)果
    版圖設(shè)計采用Cadence Virtuso工具。在設(shè)計中要盡量實現(xiàn)緊湊、合理的布局走線,同時也要充分考慮各種寄生效應(yīng),因為這些寄生效應(yīng)會對PA的性能產(chǎn)生重要影響。為實現(xiàn)完整的射頻收發(fā)功能,設(shè)計時將PA、低噪聲放大器(LNA)、CMOS控制模塊集成在同一個版圖上來構(gòu)成射頻前端芯片。本設(shè)計的射頻前端芯片的面積為1.5 mm×1 mm。
    采用Cadence SpectreRF對電路進行仿真和優(yōu)化。在考慮了ESD、鍵合線電感以及焊盤等因素影響后得到以下仿真結(jié)果。
    圖3為功放的輸出功率和功率增益隨輸入功率的變化曲線,當(dāng)輸入功率在-30 dBm~-9 dBm范圍內(nèi)時,功放的功率增益約為33.28 dB。放大器的飽和輸出功率達到30.68 dBm,可見功放具有很高的輸出功率,可滿足WLAN室外大功率、遠距離的應(yīng)用。

    圖4所示為功放的輸出1 dB壓縮點和三階交調(diào)點隨輸入功率變化的曲線,在1 dB壓縮點處,輸入功率為-3.76 dBm,輸出功率為28.21 dBm;三階交調(diào)點處輸出功率為39.33 dBm,可見PA具有很好的線性度。
    圖5是功率附加效率(PAE)隨輸入功率變化的曲線,在1 dB壓縮點處,PAE約為30.26%。
    表1概括了本電路的性能參數(shù)以及與參考文獻中其他電路的對比。由表可見,本電路在功率增益、輸出1 dB壓縮點、PAE方面均有明顯優(yōu)勢。

 

 

    設(shè)計采用了SMIC 0.18 μm RF CMOS工藝模型。放大電路采用兩級cascode自偏置的架構(gòu),采用帶隙基準為放大器提供偏置,通過調(diào)整和優(yōu)化晶體管的W/L、偏置電流以及最佳負載阻抗的值,可有效提高電路的輸出功率及線性度。仿真結(jié)果表明,小信號功率增益為33.28 dB,放大器的飽和輸出功率為30.68 dBm;在1 dB壓縮點處輸出功率為28.21 dBm,PAE為30.26%,可應(yīng)用于WLAN 802.11b/g高功率高線性射頻發(fā)射系統(tǒng)中。
參考文獻
[1] 楊柯,王志功,李智群.0.18 μm CMOS工藝5 GHz WLAN 功率放大器的設(shè)計[D].南京:東南大學(xué),2006.
[2] 池保勇,余志平,石秉學(xué).CMOS射頻集成電路分析與設(shè)計[M].北京:清華大學(xué)出版社,2006.
[3] 陳雙文,劉章發(fā).0.18 μm CMOS帶隙基準電壓源的設(shè)計[J].電子技術(shù)應(yīng)用,2011,37(3):51-52.
[4] LUDWIG R,BRETCHKO P.射頻電路設(shè)計-理論與應(yīng)用[M]. 北京:電子工業(yè)出版社,2011.
[5] Qian Yongbing,Li Wenyuan,Wang Zhigong.2.4 GHz 0.18 μm  CMOS highly linear power amplifier[C].The 2010 International Conference on Advanced Technologies for Communications,2010:210-211.
[6] SOWLATI T,LEENAERTS D M W.A 2.4 GHz 0.18 μm CMOS self-biased cascade power amplifier[J].IEEE Jourcal  of Solid-State Circuits,2003,38(8):1318-1324.
[7] KANG J,YOON J,MIN K,et al.A highly linear and efficient differential CMOS power amplifier with harmonic control[J].IEEE Journal of Solid-State Circuits,2006,41(6):1314-1321.
[8] DEY A,BHATTACHARYYA T K.Design of a CMOS bandgap reference with low temperature coefficient and high power supply rejection performance[J].International Journal of VLSI Design & Communication Systems(VLSICS),2011,2(3):139-150.
[9] 秦國賓,王寧章.2.4 GHz CMOS線性功率放大器設(shè)計[J].通信技術(shù),2010,43(9):170-172.
[10] 阮穎,陳磊,田亮,等.基于0.18 μm SiGe BiCMOS工藝的高線性射頻功率放大器[J].微電子學(xué),2010,40(4):469-472.

此內(nèi)容為AET網(wǎng)站原創(chuàng),未經(jīng)授權(quán)禁止轉(zhuǎn)載。