早在08年Hot Chips大會(huì)上中國(guó)研究人員就展出了龍芯3的核心架構(gòu),希望能在2010年用龍芯3處理器組建一個(gè)擁有千萬億次計(jì)算性能表現(xiàn)的高性能計(jì)算機(jī)。龍芯3號(hào)將采用65納米或更先進(jìn)工藝。目前,從國(guó)外報(bào)道中獲悉,中國(guó)國(guó)產(chǎn)CPU龍芯已經(jīng)開始轉(zhuǎn)向65nm生產(chǎn)制程。而且由中科院主導(dǎo)的龍芯已經(jīng)成功生產(chǎn)出首款65nm多核“龍芯3”處理器。
之前透露,四核與八核版本的龍芯處理器都是用65nm技術(shù)制造,時(shí)鐘主頻均為1GHz。龍芯設(shè)計(jì)的特色在于分布式、可擴(kuò)展的架構(gòu),使用了MIPS64內(nèi)核,增加了超過200條的X86二進(jìn)制轉(zhuǎn)換和多媒體加速指令。
此次,在生產(chǎn)過程中采用了國(guó)外科技公司提供的電子設(shè)計(jì)自動(dòng)化工具進(jìn)行生產(chǎn),但仍然無法確定龍芯是否已經(jīng)具備生產(chǎn)4-8核技術(shù)。同時(shí),根據(jù)計(jì)劃,“龍芯3號(hào)”于2009年生產(chǎn),中國(guó)希望在2010年在此基礎(chǔ)上生產(chǎn)出千萬億次的計(jì)算機(jī)。采用65nm技術(shù)后,龍芯可以運(yùn)行在1.0GHz至1.2GHz之間,四核心功耗為10W,8核心將會(huì)晚一些時(shí)候推出,功耗為20W。
龍芯3處理器
龍芯處理器基于MIPS指令,計(jì)劃最初于2002年啟動(dòng)。但在2009年,MIPS科技與中科院達(dá)成協(xié)議,才允許龍芯使用MIPS 32與MIPS 64架構(gòu)。龍芯的架構(gòu)是基于低能耗方案設(shè)計(jì),降低能耗的特色功能包括手動(dòng)門控時(shí)鐘的和電源管理功能。
計(jì)世網(wǎng)