Silicon Laboratories(芯科實驗室有限公司)日前發(fā)布抖動衰減時鐘倍頻芯片Si5315,進一步擴充任意速率(Any-Rate)精密時鐘系列產(chǎn)品。新器件可滿足甚至超出1G" title="1G">1G和10G" title="10G">10G同步以太網(wǎng)(SyncE)市場對于性能、集成度、頻率和抖動的需求。除支持SONET/SDH" title="SONET/SDH">SONET/SDH和以太網(wǎng)時鐘外,Si5315更是業(yè)界唯一可支持10G線路編碼率(Line Encoding Rates)(161.13 MHz)的同步以太網(wǎng)時鐘倍頻芯片。此芯片無需外部鎖相環(huán)(PLL)組件,能大幅簡化線卡設計以及電信級" title="電信級">電信級以太網(wǎng)交換路由器(CESR)、無線回傳(Wireless Backhaul)、3G/4G基站、多重服務存取平臺、無源光纖網(wǎng)絡、IP DSLAM和T1/E1基礎設備中的頻率轉換。
隨著電信服務業(yè)者將舊有的電路交換網(wǎng)絡升級為更具成本效益的電信級Ethernet/IP網(wǎng)絡,通訊設備廠商需面對的挑戰(zhàn)便是原有SONET/SDH和以太網(wǎng)之間時鐘頻率的轉換?,F(xiàn)有同步以太網(wǎng)時鐘芯片" title="時鐘芯片">時鐘芯片和基于電壓控制石英晶體振蕩器的模塊級解決方案,由于抖動性能欠佳、頻率彈性受限且缺乏整合性,最終導致這些傳統(tǒng)解決方案難以使用。
Si5315為業(yè)界最低抖動的同步以太網(wǎng)時鐘芯片,其相位抖動低于0.6ps rms,可滿足ITU-T G.8262對于抖動率的特定需求,并為超高速以太網(wǎng) (Gigabit Ethernet, GbE) 和10GbE PHY的抖動需求提供足夠的余裕。通過Silicon Labs的專利DSPLL技術,Si5315能將高性能模擬鎖相環(huán)的所有關鍵元器件都集成在單芯片上,并達到杰出的性能等級,如此可大幅避免受到系統(tǒng)噪聲來源的干擾。為便于使用,Si5315可產(chǎn)生200種以上用于同步以太網(wǎng)線卡應用的最普遍的頻率轉換,同時簡化設計并降低材料成本和復雜度。
除了此一同步以太網(wǎng)時鐘芯片新系列外,Silicon Labs還提供各種頻率、低抖動的任意速率時鐘發(fā)生器和緩沖器、抖動衰減時鐘倍頻器、XO/VCXO,以及硅振蕩器等多元化產(chǎn)品系列。這些產(chǎn)品均采用優(yōu)化的DSPLL和MultiSynth技術,能縮短交貨時間,并提供杰出的抖動性能,完全符合電信、通訊、無線、視頻廣播、測量和消費性電子等市場所需。
價格和供貨
Si5315采用節(jié)省空間的36管腳、6×6mm QFN封裝,2009年1月開始提供樣品,2009年第一季開始量產(chǎn)。針對10G應用的Si5315A,1,000顆采購量的單價為每顆17.72美元。針對1G應用的Si5315B,1,000顆采購量的單價為每顆12.50美元。