可控硅控制的觸發(fā)器電路

2016-12-06 10:10
可控硅控制的觸發(fā)器電路 如圖所示,555和R1、RP1、C2等組成觸發(fā)延時電路。平時,由于R1接VDD,使555處于復(fù)位狀態(tài),即3腳呈低電平;當(dāng)觸發(fā)信號到來時,SCR導(dǎo)通,2腳有一低電平信號,使555翻轉(zhuǎn)置位,輸出高電平,暫穩(wěn)寬度為τ=1.1RP1C2。觸發(fā)后,SCR關(guān)斷。這種電路可降低對觸發(fā)脈沖的要求。若用CMOS型555(或556),還可減小觸發(fā)電流。