基于GP4020的GPS接收機(jī)基帶處理器電路

2016-07-05 15:37
基于GP4020的GPS接收機(jī)基帶處理器電路GP4020 GP4020是一個(gè)完整的GPS接收機(jī)數(shù)字基帶處理器,它結(jié)合了GP2021的12通道相關(guān)器功能和先進(jìn)的ARM7TDMI(Thumb)微處理器,達(dá)到了較高的集成度水平,減少了GPS接收機(jī)系統(tǒng)成本,降低了功耗,增加了功能。 GP4020的相關(guān)器部分包含有12個(gè)相同的跟蹤功能模塊,每個(gè)通道包含對(duì)于捕獲和跟蹤必需的所有元器件,以及其他功能模塊。如果不需要12通道,單個(gè)通道可以不激活,以降低功耗和處理器的負(fù)載。 GP4020的微處理器部分包括Firefly MFI微控制器核,F(xiàn)irefly MFl微控制器核包括 ARM7TDMI、Thumb指令、Firefly BμILD模塊、JTAG ICEBreakerTM調(diào)試接口、UART、BμILD串行 I/O、通用I/O和看門狗功能。 GP4020具有:可配置的外部數(shù)據(jù)總線;工作電源電壓3.3V;具有低功耗模式;1PPS UTC輸出;3線式BμLD串行輸入/輸出(BSIO)接口;8個(gè)通用輸入/輸出(GPIO)接口;引導(dǎo)ROM允許通過UART上載軟件;8KB內(nèi)部SRAM;采用PQVP-lOO封裝;工作溫度范圍-40℃~ 85℃。 GP4020可以與GP2015和GP2010 C/A碼射頻下變頻器直接連接,構(gòu)成GPS導(dǎo)航系統(tǒng)、GPS測(cè)量接收機(jī)等系統(tǒng)。 基于GP4020的GPS接收機(jī)基帶處理器電路