《電子技術(shù)應(yīng)用》
您所在的位置:首頁(yè) > 可編程邏輯 > 業(yè)界動(dòng)態(tài) > 在65nm Cyclone III FPGA中實(shí)現(xiàn)低功耗

在65nm Cyclone III FPGA中實(shí)現(xiàn)低功耗

2009-06-30
作者:Altera公司

??? 實(shí)現(xiàn)低功耗目標(biāo)不但使器件保持良好的工作狀態(tài),而且還有很多優(yōu)勢(shì)。當(dāng)然,器件需要按照規(guī)范來(lái)工作以滿(mǎn)足性能和可靠性要求,實(shí)現(xiàn)這些目標(biāo)對(duì)整個(gè)系統(tǒng)有積極地影響。

?

??? 降低FPGA功耗對(duì)系統(tǒng)設(shè)計(jì)的好處立竿見(jiàn)影。降低供電需求可以采用更少的元件實(shí)現(xiàn)成本更低的電源供電系統(tǒng),從而減少PCB面積。高性能電源系統(tǒng)的實(shí)施成本一般在每瓦0.50美金至1.00美金之間。因此,降低FPGA的功耗會(huì)直接降低整個(gè)系統(tǒng)的成本。較小的風(fēng)扇甚至不使用風(fēng)扇還有助于減小EMI。

?

?

在65nm Cyclon III FPGA中實(shí)現(xiàn)低功耗.pdf

本站內(nèi)容除特別聲明的原創(chuàng)文章之外,轉(zhuǎn)載內(nèi)容只為傳遞更多信息,并不代表本網(wǎng)站贊同其觀(guān)點(diǎn)。轉(zhuǎn)載的所有的文章、圖片、音/視頻文件等資料的版權(quán)歸版權(quán)所有權(quán)人所有。本站采用的非本站原創(chuàng)文章及圖片等內(nèi)容無(wú)法一一聯(lián)系確認(rèn)版權(quán)者。如涉及作品內(nèi)容、版權(quán)和其它問(wèn)題,請(qǐng)及時(shí)通過(guò)電子郵件或電話(huà)通知我們,以便迅速采取適當(dāng)措施,避免給雙方造成不必要的經(jīng)濟(jì)損失。聯(lián)系電話(huà):010-82306118;郵箱:aet@chinaaet.com。